"Low ESL"의 두 판 사이의 차이
60번째 줄: | 60번째 줄: | ||
<gallery> | <gallery> | ||
image:eslim_03_011.jpg | 메인클럭 주변 low ESR MLCC, 칩저항 | image:eslim_03_011.jpg | 메인클럭 주변 low ESR MLCC, 칩저항 | ||
+ | </gallery> | ||
+ | <li>AMD Athlon 2600+ [[CPU]] | ||
+ | <gallery> | ||
+ | image:mb_a7v600_006.jpg | ||
+ | image:mb_a7v600_008.jpg | ||
+ | image:mb_a7v600_009.jpg | reverse geometry(폭방향이 긴) [[low ESL]] [[MLCC]] | ||
</gallery> | </gallery> | ||
</ol> | </ol> |
2020년 9월 18일 (금) 15:36 판
low ESL
- 링크
- 저 ESL
- 용어
- 필요한 성능은 전체 임피던스를 낮추는 것인데, 해당 주파수에서 L을 낮추는 것이 전체 임피던스를 낮출 수 있다.
- 그러므로 low ESR 기능보다는 low ESL이 더 중요하므로, 일반적으로 low ESL 제품이라고 한다.
- 그림
- reverse geometry capacitor
- Pentium E6700
- chipset: Intel G41 Express
- Fujitsu Notebook E8410에서(2007년산 추측)
- Intel Core 2 Duo T7300
- Chipset Type : Mobile Intel PM965 Express, 메모리,그래픽,PCI 연결
- Intel Core 2 Duo T7300
- xeon 2.4GHz 사용한 eslim 서버에서
- AMD Athlon 2600+ CPU
- Pentium E6700
- 2 terminal Land Grid Array capacitor(2T-LGA) - AVX
- 이해 - 5p, LICA 구조(수직패턴)를 2단자로 만든 것.
- 4 terminal, X2Y 구조(X2Y Attenuators, LCC 상표)
- 이해 - 17p
- 8 terminal, AVX의 IDC(inter-digitated capacitor) 또는 TDK의 CLL구조
- 그림
- chipset; intel Tumwater north bridge, dual xeon 3.00GHz에서
- xeon 3.00GHz에서
- xeon 2.4GHz 사용한 eslim 서버에서
- 그림
- array type
- LICA(Low Inductance Capacitor Array, AVX 상표)
- MT-LGA(Multi-Terminal LGA)
- 용어