"Low ESL"의 두 판 사이의 차이
잔글 |
잔글 |
||
25번째 줄: | 25번째 줄: | ||
<li>그래프 | <li>그래프 | ||
<gallery> | <gallery> | ||
− | image:low_esl00_001. | + | image:low_esl00_001.jpg | 두 C에서 ESR과 ESL |
</gallery> | </gallery> | ||
<li>의견 | <li>의견 |
2022년 11월 4일 (금) 11:03 기준 최신판
low ESL
- 전자부품
- 저 ESL MLCC
- 특히 CPU 옆에서 순간적인 전력을 공급하기 위한 캐퍼시터에서
- 필요한 성능은 전체 임피던스를 낮추는 것인데, 해당 주파수에서 L을 낮추는 것이 전체 임피던스를 낮출 수 있다.
- 그러므로 low ESR 기능보다는 low ESL이 더 중요하므로, 일반적으로 low ESL 제품이라고 한다.
- 주파수에 따른 임피던스 그래프
- 그래프
- 의견
- 위 그래프 설명이 맞는가?
- ESR을 줄이는 방법은 무엇인가?
- 그래프
- MLCC 에서 형성 방법
- 특히 CPU 옆에서 순간적인 전력을 공급하기 위한 캐퍼시터에서
- 형상에 따른 분류
- reverse geometry capacitor
- Pentium E6700
- chipset: Intel G41 Express
- Pegatron IPM41-D3 마더보드
- Pegatron IPM41-D3 마더보드
- Fujitsu Notebook E8410에서(2007년산 추측)
- Intel Core 2 Duo T7300
- Chipset Type : Mobile Intel PM965 Express, 메모리,그래픽,PCI 연결
- Intel Core 2 Duo T7300
- xeon 2.4GHz 사용한 eslim 서버에서
- AMD Athlon 2600+ CPU
- CPU, Intel Core i5-1035G7, BGA1526, 1.2GHz, 10nm, 15W (Integrated graphics:Intel Iris Plus)
- Pentium E6700
- 2 terminal Land Grid Array capacitor(2T-LGA) - AVX
- 이해 - 5p, LICA 구조(수직패턴)를 2단자로 만든 것.
- 4 terminal, X2Y 구조(X2Y Attenuators, LCC 상표)
- 이해 - 17p
- 8 terminal, AVX의 IDC(inter-digitated capacitor) 또는 TDK의 CLL구조
- 그림
- IBM IntelliStation M Pro 6230 타워형 PC
- xeon 3.00GHz에서
- chipset; intel Tumwater north bridge, dual xeon 3.00GHz에서
- xeon 3.00GHz에서
- xeon 2.4GHz 사용한 eslim 서버에서
- 그림
- array type
- LICA(Low Inductance Capacitor Array, AVX 상표)
- MT-LGA(Multi-Terminal LGA)
- 기타
- reverse geometry capacitor